Tugas Pendahuluan 1



1. Kondisi [Kembali]

Percobaan 1 Kondisi 13

        Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=0, B1=1, B2=don’t care, B3=don’t care, B4=don’t care, B5=don’t care, B6=don’t care

2. Gambar Rangkaian Simulasi [Kembali]



3. Video Simulasi [Kembali]


4. Prinsip Kerja [Kembali]

Prinsip Kerja:

    Rangkaian ini adalah kombinasi dari D flip-flop dan J-K flip-flop yang digunakan untuk memanipulasi data berdasarkan input dan clock. IC 7474 yang digunakan berisi dua D flip-flop dan dua J-K flip-flop, yang masing-masing berfungsi untuk menyimpan data dan mengubah output berdasarkan sinyal kontrol. Pada D flip-flop, output Q tergantung pada input D dan perubahan sinyal clock, sedangkan pada J-K flip-flop, output Q berubah berdasarkan kombinasi input J dan K serta clock, dengan berbagai kemungkinan fungsi seperti set, reset, atau toggle. Input B0 hingga B6 yang dihubungkan ke saklar-saklar SW-SPDT mengatur kondisi logika rangkaian, dengan B0 = 0 dan B1 = 1, sementara B2 hingga B6 adalah "don't care" yang artinya nilai inputnya tidak berpengaruh. Secara keseluruhan, rangkaian ini memanipulasi output Q dan Q' berdasarkan kondisi input dan clock untuk menghasilkan berbagai keadaan penyimpanan atau perubahan data pada flip-flop tersebut.

5. Link Download [Kembali]

Link Rangkaian [download]

Link Video [Download]


Kembali ke Halaman Atas












Komentar

Postingan populer dari blog ini